文献
J-GLOBAL ID:202002271648172060   整理番号:20A0193427

イメージングのためのCMOSスルーレート増強OTA【JST・京大機械翻訳】

A CMOS slew-rate enhanced OTA for imaging
著者 (3件):
資料名:
巻: 72  ページ: Null  発行年: 2020年 
JST資料番号: H0781A  ISSN: 0141-9331  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
CMOSイメージセンサは現在多くの応用がある。それらはどこでも現在存在しており,ほとんどは携帯電話(いくつかのカメラ)からのこれらのセンサに基づく多くのカメラを,タブレット,コンピュータ,セキュリティ装置,および自動車に対して所有している。それらはそれらの分解能と品質を増加させるので,それらは十分に機能するが,いくつかの問題に直面している。これらの問題の一つはフリッカー雑音である。ノイズの他のソース,熱,進化は,最近多くのものを進化させた。そして,フリッカーノイズは,現在,性能を向上させることに関する主要な限界である。本研究では,二重サンプリングのための時間を低減することにより,全体的なセンサ雑音におけるフリッカー雑音の寄与を低減する新しい方法を提案した。これにより,ピクセルソースフォロワ増幅器により導入されたフリッカー雑音スペクトルをより正確にフィルタできた。また,カラム読み出し回路から生じるカラム誘起遅れを,強くて安定な参照を用いて除去する方法を紹介した。参照電圧のバッファとして用いる新しい増幅器を提案した。同時に,二重サンプリングを実行した。この解は,より低い電力熱散逸に寄与する試料間の電流消費と時間の両方を低減するのに寄与する。開発した回路は,安定な参照と高分解能を必要とする応用のための一般的な解決策として見ることができ,CMOSイメージセンサにおいて一般的であるので,超並列回路をもたらす。提案した解を3000の読み出しカラムを含む回路で試験した。Copyright 2020 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  固体デバイス計測・試験・信頼性  ,  半導体集積回路 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る