文献
J-GLOBAL ID:202002273351540829   整理番号:20A2619660

弱グリッド下の性能を改善するためのグリッド接続インバータのための改良型遅延ベース位相同期ループ【JST・京大機械翻訳】

Improved Delay-Based Phase-Locked Loop for Grid-Tied Inverter to Improve the Performance under Weak Grid
著者 (4件):
資料名:
巻: 2020  号: ICIEA  ページ: 855-860  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
近年,グリッド接続インバータと弱いグリッドケースにおけるその制御は,広い注目を引いた。グリッド同期のために,位相同期ループ(PLL)は通常必要である。典型的には,遅延ベースPLLは単相アプリケーションで広く使われている。しかし,大きなグリッドインピーダンスが弱いグリッドケースにおける共通結合(PCC)の点に存在するとき,遅延ベースのPLLを有するインバータは,うまく機能しないか,不安定である。したがって,本論文では,大きなグリッドインピーダンスを持つ遅延ベースPLL性能を改善するためのロバストな方法を提案した。最初に,システムモデリングを確立した。次に,付加的グリッド電流フィードフォワードを遅延ベースのPLLに加えるために提案する。提案手法は,元のインバータ出力インピーダンスに直列に調整可能なインピーダンスを等価的に付加し,弱い格子事例における挙動を改善することを示した。高いロバスト性を維持するために,パラメータの選択を強調した。最後に,比較波形は,提案した方法による単相インバータが,大きなグリッドインピーダンスでも良好に機能できることを検証した。Copyright 2020 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る