文献
J-GLOBAL ID:202002279162418636   整理番号:20A0893927

FPGAに基づく待機電力ゼロタイプセンサノードに対する実現可能性の研究

Investigation of Feasibility for FPGA based Zero Standby-power Type Sensor Node
著者 (1件):
資料名:
巻: 8th  ページ: WEB ONLY  発行年: 2020年 
JST資料番号: U0991A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
・低電力の組込みプロセッサより多くの待機電力を消費し,待機電力が増加するFPGAの弱点の克服することが目的。
・電力無しでイベントを監視し,イベントが発生したときに電力を消費する,FPGAに基づくIoT装置を提案。
・FPGAに基づくIoT装置の実現可能性を検証するため,待機電力ゼロタイプセンサノードを開発し,予備実験を実施してその実現可能性を検証。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
計測機器一般  ,  集積回路一般 

前のページに戻る