文献
J-GLOBAL ID:202002279219008186   整理番号:20A2216680

再利用可能ステージベース縮小コンパレータ数バイナリサーチADC【JST・京大機械翻訳】

A reusable stage based reduced comparator count binary search ADC
著者 (5件):
資料名:
巻: 105  号:ページ: 33-43  発行年: 2020年 
JST資料番号: W0439A  ISSN: 0925-1030  CODEN: AICPEF  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: ドイツ (DEU)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,スマートスイッチングネットワークによるディジタル変換器(ADC)に対する4ビット再利用可能なステージベースの非同期バイナリ探索アナログと,コンパレータ数の削減を示した。提案したADCは,非同期論理を用いてコンパレータを逐次的に活性化し,一方,スイッチングネットワークを用いて,選択したコンパレータに対する参照電圧を提供した。拡張版では,6ビットADCを,従来のアプローチで使われるように,[数式:原文を参照]と(2N-1)の代わりに[数式:原文を参照]コンパレータを用いて設計した。4ビットADCのシミュレーション結果は,設計が,SNR,SFDR,およびENOBを22.5dB,32.4dBc,および3.8ビットとして,1.8V電源で操作するとき,1.63mWの電力消費で,500MSPSの変換速度を達成し,一方,6ビットでは,SNR,SFDR,およびENOBは,消費電力の0.35mWで,それぞれ,34.96dB,42dBc,および5.56ビットであることを確認する。提案した4ビットおよび6ビットADC設計のためのWalden FOMは,それぞれ0.21pJ/変換ステップおよび24.7fJ/変換ステップであった。Copyright Springer Science+Business Media, LLC, part of Springer Nature 2020 Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路 

前のページに戻る