文献
J-GLOBAL ID:202002283649625333   整理番号:20A1444637

ハイブリッドメモリベースシステムのための足跡を意識した電力キャッピング【JST・京大機械翻訳】

Footprint-Aware Power Capping for Hybrid Memory Based Systems
著者 (5件):
資料名:
巻: 12151  ページ: 347-369  発行年: 2020年 
JST資料番号: H0078D  ISSN: 0302-9743  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: ドイツ (DEU)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高性能コンピューティング(HPC)システムは,電力とメモリ帯域幅/容量の両方で厳しい制限に直面している。今では,これらの限界は,厳密な電力制約の下で性能を向上させるために,それぞれ,コンポーネント/ノード/jobsに電力制限をセットする電力キャッピングは,不可欠な特徴である。そして,メモリ帯域幅/容量増加のために,産業は,1つの計算ノードにおいて,新興メモリ(例えば,3D積層DRAMまたは非Volatile RAM)を含む複数の異なる技術から成るハイブリッド主メモリ設計をサポートし始めた。しかし,両傾向の組合せについてはほとんど研究がなされていない。本論文は,ハイブリッドメモリベースのHPCシステムに関する電力管理を明示的に目標とし,次の観察に基づいている:そのようなシステムに関するデータ割当てを最適化するためのシステムソフトウェアの努力にもかかわらず,有効メモリ帯域幅は,アプリケーションの問題点サイズをスケールするとき,かなり減少することができる。結果として,性能ボトルネックコンポーネントはフットプリント(またはデータ)サイズに従って変化し,次にノードにおける最適電力キャップ設定を変える。この観察によって動機づけられて,[数式:原文を参照]とプロファイル駆動ソフトウェアフレームワークと呼ばれる電力管理概念を提案し,それを実現する。HPCベンチマークを用いた実際のシステムに関する実験結果は,このアプローチが,最良の設定と比較して,性能/電力効率の約93/96%を保ちながら,フットプリントサイズに依存する電力キャップを正しく設定するのに成功したことを示した。Copyright The Author(s) 2020 Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  記憶装置 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る