特許
J-GLOBAL ID:202003001138460576

プログラマブル集積回路および制御装置

発明者:
出願人/特許権者:
代理人 (2件): 机 昌彦 ,  下坂 直樹
公報種別:再公表公報
出願番号(国際出願番号):JP2018034151
公開番号(公開出願番号):WO2019-059119
出願日: 2018年09月14日
公開日(公表日): 2019年03月28日
要約:
抵抗変化型素子を用いたクロスバスイッチ回路において、ファンアウト数に依存して発生しうる伝搬遅延とエレクトロマイグレーションとを低減するために、第1の方向に配列された複数の第1の配線と、第1の方向に交差する第2の方向に配列された複数の第2の配線と、第1の配線と第2の配線とを接続する抵抗変化型素子とによって構成されるクロスバスイッチと、第2の配線の出力に接続される少なくとも一つの論理回路によって構成される論理回路群と、第1の配線の入力に接続され、異なる駆動力で動作する少なくとも二つの出力バッファによって構成される出力バッファ群とを備えるプログラマブル論理回路とする。
請求項(抜粋):
第1の方向に配列された複数の第1の配線と、前記第1の方向に交差する第2の方向に配列された複数の第2の配線と、前記第1の配線と前記第2の配線とを接続する抵抗変化型素子とによって構成されるクロスバスイッチと、 異なる駆動力で動作する少なくとも二つの出力バッファによって構成される出力バッファ群と、 前記第2の配線の出力側に接続される少なくとも一つの論理回路によって構成される論理回路群とを備え、 前記出力バッファ群を構成する前記出力バッファは、 複数の前記第1の配線のうちいずれかの入力側に接続されるプログラマブル集積回路。
IPC (3件):
H03K 19/177 ,  H01L 21/82 ,  H01L 45/00
FI (3件):
H03K19/17704 ,  H01L21/82 A ,  H01L45/00 Z
Fターム (13件):
5F064AA07 ,  5F064AA08 ,  5F064BB12 ,  5F064CC12 ,  5F064DD32 ,  5F064EE13 ,  5F064FF26 ,  5F064FF29 ,  5J042AA10 ,  5J042BA09 ,  5J042BA10 ,  5J042CA02 ,  5J042DA03

前のページに戻る