特許
J-GLOBAL ID:202003002912959011

画像処理装置

発明者:
出願人/特許権者:
代理人 (1件): 青木 修
公報種別:公開公報
出願番号(国際出願番号):特願2018-121399
公開番号(公開出願番号):特開2020-005075
出願日: 2018年06月26日
公開日(公表日): 2020年01月09日
要約:
【課題】 回転処理後のバンドの演算効率や記憶領域の使用効率の低下を抑制する。【解決手段】 リード回路2bは、入力画素ブロックをラインバッファー3aに出力する。演算処理回路3は、ラインバッファー3aから入力画素ブロックを読み出し回転処理を実行して出力画素ブロックを導出する。他方、コントローラー5は、入力画素座標系において、出力画素ブロックが入力バンドに収まるように、出力ブロック高を出力バンド高の整数分の1から最も大きいものに設定し、入力画素座標系において入力画素ブロック最大幅に収まるように出力画素ブロックの幅を伸ばし、入力画素座標系における出力画素ブロックのサイズやラインバッファー3aの画素ライン数に応じて出力画素ブロックの幅を縮め、出力画素ブロックのサイズに基づいてリード回路2bに入力画素ブロックのサイズを設定する。【選択図】 図1
請求項(抜粋):
入力画像を分割して得られる入力バンドを記憶する入力バンドバッファーと、 前記入力バンドバッファーに記憶されている前記入力バンドから入力画素ブロックを読み出し所定画素ライン数のラインバッファーに出力するリード回路と、 出力バンドを記憶する出力バンドバッファーと、 前記ラインバッファーから前記入力画素ブロックの画素ラインを読み出して前記入力画素ブロックに対して回転処理を実行して出力画素ブロックを導出し前記出力バンドの一部として前記出力バンドバッファーに記憶する演算処理回路と、 前記回転処理の回転角度に応じて、前記出力画素ブロックのサイズを決定し、前記出力画素ブロックのサイズに基づいて、前記リード回路に前記入力画素ブロックのサイズを設定するコントローラーとを備え、 前記コントローラーは、(a)前記出力画素ブロックのサイズを決定するブロックサイズ決定処理を実行し、(b)前記ブロックサイズ決定処理において、(b1)入力画素座標系において前記出力画素ブロックが前記入力バンドに収まるように、前記出力画素ブロックの出力ブロック高を、前記出力バンドの出力バンド高の整数分の1から最も大きいものに設定し、(b2)前記入力画素座標系において、前記入力画素ブロックの所定最大幅に収まるように、前記出力画素ブロックの幅を伸ばし、(b3)前記入力画素座標系において、前記出力画素ブロックの幅を伸ばした後の前記出力画素ブロックが前記入力バンドに収まらない場合には、前記出力画素ブロックが前記入力バンドに収まりかつ前記出力画素ブロックの幅が最も大きくなるように、前記出力画素ブロックの幅を縮め、(b4)入力画素座標系において、前記出力画素ブロックの1画素ラインに対応する前記入力画素ブロックの画素ライン数が前記ラインバッファーの前記画素ライン数を超えている場合には、前記出力画素ブロックの幅を縮めた後の前記出力画素ブロックの1画素ラインに対応する前記入力画素ブロックの画素ライン数が前記ラインバッファーの前記画素ライン数以下になるように、前記出力画素ブロックの幅を縮め、(b5)前記出力画素ブロックの出力ブロック高および前記出力画素ブロックの幅に基づいて、前記リード回路に前記入力画素ブロックのサイズを設定すること、 を特徴とする画像処理装置。
IPC (2件):
H04N 1/387 ,  G06T 3/60
FI (2件):
H04N1/387 700 ,  G06T3/60
Fターム (15件):
5B057AA11 ,  5B057CA08 ,  5B057CA12 ,  5B057CA16 ,  5B057CB08 ,  5B057CB12 ,  5B057CB16 ,  5B057CD03 ,  5B057CD05 ,  5C076AA21 ,  5C076AA22 ,  5C076AA24 ,  5C076AA36 ,  5C076BA03 ,  5C076BA04

前のページに戻る