特許
J-GLOBAL ID:202003003991432135
画像プロセッサのためのマクロI/Oユニット
発明者:
,
,
,
,
出願人/特許権者:
代理人 (1件):
特許業務法人深見特許事務所
公報種別:特許公報
出願番号(国際出願番号):特願2018-539874
特許番号:特許第6750022号
出願日: 2016年12月29日
請求項(抜粋):
【請求項1】 画像プロセッサであって、
各々が、2次元シフトレジスタアレイ構造をそれぞれ有する1つ以上のステンシルプロセッサと、
シート生成部と、
前記画像プロセッサによる処理のために外部メモリから入力画像データを読み出し、前記画像プロセッサからの出力画像データを前記外部メモリに書き込むように構成されるI/Oユニットとを備え、
前記I/Oユニットは、複数の論理チャネルユニットを含み、
各論理チャネルユニットは、
前記外部メモリに格納されるライングループの一部に対応するアドレスを生成するよう構成されるアドレス指定回路と、
前記外部メモリから読み出された再フォーマットされたバージョンのデータを生成するよう構成される再フォーマット回路とを含み、
各論理チャネルユニットは、前記外部メモリと前記画像プロセッサ内のそれぞれのラインバッファとの間に論理チャネルを形成するように構成され、
各論理チャネルユニットは、前記外部メモリに格納された再フォーマットされたそれぞれのライングループの再フォーマットされた一部を前記画像プロセッサのラインバッファに与えるように構成され、
前記アドレス指定回路を用いて、前記外部メモリに格納された前記ライングループの一部にそれぞれ対応するアドレスを生成することを含み、前記生成することは、前記ライングループと同じ幅を有する前記ライングループの第1の全幅領域に対応するアドレスを生成することと、前記ライングループの複数の後続の領域にそれぞれ対応するアドレスを繰り返し生成することとを含み、
前記複数の後続の領域の各後続の領域は、前記ライングループよりも狭い幅を有し、さらに、
前記再フォーマット回路を用いて、複数の異なるそれぞれの色フォーマットにおけるそれぞれのライングループの各部分の再フォーマットされたバージョンを含む再フォーマットされた画像データを生成することと、
前記再フォーマットされた画像データを前記ラインバッファに与えることとを含み、
前記画像プロセッサの前記シート生成部は、前記ラインバッファから、前記1つ以上の内部のステンシルプロセッサのうちのある内部のステンシルプロセッサの2次元シフトレジスタアレイ構造のそれぞれの異なる空間に、前記ライングループの各後続の領域のそれぞれが異なる再フォーマットされたバージョンを有する複数のシートをロードするように構成される、画像プロセッサ。
IPC (5件):
G06F 12/02 ( 200 6.01)
, G06F 12/00 ( 200 6.01)
, G06T 1/20 ( 200 6.01)
, G06F 15/80 ( 200 6.01)
, G06F 13/14 ( 200 6.01)
FI (5件):
G06F 12/02 570 J
, G06F 12/00 580
, G06T 1/20 B
, G06F 15/80
, G06F 13/14 310 F
引用特許:
前のページに戻る