特許
J-GLOBAL ID:202003010402938136

電池の保護回路とこの保護回路を備える電源装置

発明者:
出願人/特許権者:
代理人 (2件): 豊栖 康司 ,  豊栖 康弘
公報種別:再公表公報
出願番号(国際出願番号):JP2018026260
公開番号(公開出願番号):WO2019-017263
出願日: 2018年07月12日
公開日(公表日): 2019年01月24日
要約:
小電力のFETを使用して、速やかに放電用FETをオフ状態に切り換えして、高い安全性を確保しながら、切り換え時における放電用FETの電力損失による損傷を確実に防止する。 電池の保護回路は、電池(1)と直列に接続されて電池(1)の放電電流を遮断する放電用FET(3)と、放電用FET(3)をオンオフに切り換える制御回路(5)とを備える電池の保護回路であって、放電用FET(3)のG-S間と並列に接続され、制御回路(5)から入力されるオン信号でオン状態に切り換えられて放電用FET(3)のゲート電圧をオフ電圧とする第1の小信号FET(6)と、放電用FET(3)のG-S間と並列に接続され、かつ放電用FET(3)のD-S間の電圧を検出して、放電用FET(3)のD-S間の電圧が設定電圧よりも高い状態でオン状態に切り換えられて、放電用FET(3)のゲート電圧をオフ電圧とする第2の小信号FET(7)を備えている。
請求項(抜粋):
電池と直列に接続されて電池の放電電流を遮断する放電用FETと、 前記放電用FETをオンオフに切り換える制御回路とを備える電池の保護回路であって、 前記放電用FETのG-S間と並列に接続され、前記制御回路から入力されるオン信号でオン状態に切り換えられて前記放電用FETのゲート電圧をオフ電圧とする第1の小信号FETと、 前記放電用FETのG-S間と並列に接続され、かつ前記放電用FETのD-S間の電圧を検出して、前記放電用FETのD-S間の電圧が設定電圧よりも高い状態でオン状態に切り換えられて、前記放電用FETのゲート電圧をオフ電圧とする第2の小信号FETを備えることを特徴とする電池の保護回路。
IPC (3件):
H02J 7/00 ,  H01M 10/44 ,  H01M 10/48
FI (3件):
H02J7/00 S ,  H01M10/44 P ,  H01M10/48 P
Fターム (16件):
5G503BA01 ,  5G503BB01 ,  5G503BB02 ,  5G503FA14 ,  5G503GA01 ,  5G503GA11 ,  5G503GA12 ,  5H030AA06 ,  5H030AS03 ,  5H030AS06 ,  5H030BB01 ,  5H030BB21 ,  5H030FF22 ,  5H030FF42 ,  5H030FF43 ,  5H030FF44

前のページに戻る