特許
J-GLOBAL ID:202003011954025972

リミッタ回路

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人山王内外特許事務所
公報種別:再公表公報
出願番号(国際出願番号):JP2018017432
公開番号(公開出願番号):WO2019-211897
出願日: 2018年05月01日
公開日(公表日): 2019年11月07日
要約:
入力端子(1)と出力端子(2)間にスイッチ素子(8)を設ける。入力端子(1)からの信号を容量素子(3)で分配し、ダイオード(4)のカソード側に与える。ダイオード(4)のカソード側にはインダクタ(7)が接続され、アノード側には容量素子(5)と抵抗(6)からなる平滑回路が接続される。スイッチ素子(8)は、ダイオード(4)のアノードに接続される制御端子を有し、制御端子に電圧が印加される場合に入力端子(1)と出力端子(2)間の経路をオフにする。
請求項(抜粋):
高周波数信号が与えられる入力端子と、 前記入力端子に与えられた高周波信号を出力する出力端子と、 前記高周波数信号の一部を分配する分配部と、 前記分配部とカソードが接続され、前記分配した信号のレベルと周期に応じてオンオフするダイオードと、 前記ダイオードがオンのとき、当該ダイオードから流れる電流を接地するインダクタと、 前記ダイオードのアノードと接地間に接続され、前記ダイオードのアノードに生じる電圧を平滑する平滑回路と、 前記入力端子と前記出力端子間に接続され、前記ダイオードのアノードに接続される制御端子を有し、当該制御端子に電圧が印加される場合に前記入力端子と前記出力端子間をオフにするスイッチ素子とを備えたリミッタ回路。
IPC (1件):
H03G 11/02
FI (1件):
H03G11/02
Fターム (3件):
5J030CB04 ,  5J030CC05 ,  5J030CC06

前のページに戻る