特許
J-GLOBAL ID:202003015671537620
異なるキャッシュレベルのキャッシュラインの状態をモニタリングするシャドウタグメモリ
発明者:
,
出願人/特許権者:
代理人 (3件):
早川 裕司
, 佐野 良太
, 村雨 圭介
公報種別:特許公報
出願番号(国際出願番号):特願2018-555925
特許番号:特許第6653768号
出願日: 2016年09月20日
請求項(抜粋):
【請求項1】 複数のプロセッサコアに関連する複数の専用キャッシュと、前記複数のプロセッサコアによって共有される共有キャッシュと、を備える処理システムにおける方法であって、
前記複数の専用キャッシュにて、コヒーレンシ状態の第1セットに従って、前記複数の専用キャッシュに記憶される各キャッシュラインのコヒーレンシ情報を維持することと、
前記共有キャッシュのシャドウタグメモリにて、前記コヒーレンシ状態の第1セットのスーパーセットを含むコヒーレンシ状態の第2セットに従って、前記複数の専用キャッシュに記憶される各キャッシュラインのコヒーレンシ情報を維持することと、を含む、
方法。
IPC (4件):
G06F 12/0895 ( 201 6.01)
, G06F 12/084 ( 201 6.01)
, G06F 12/0811 ( 201 6.01)
, G06F 12/0815 ( 201 6.01)
FI (3件):
G06F 12/089 120
, G06F 12/084
, G06F 12/081
引用特許:
前のページに戻る