特許
J-GLOBAL ID:202003017008378847

電子回路および電子機器

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人酒井国際特許事務所
公報種別:再公表公報
出願番号(国際出願番号):JP2018034580
公開番号(公開出願番号):WO2019-087602
出願日: 2018年09月19日
公開日(公表日): 2019年05月09日
要約:
【課題】電子機器内のデバイスの相互接続のインタフェースにおいて、高速通信のためのドライバの低電圧化による、低速通信のためのドライバの出力レベルへの影響を回避することが可能な電子回路を提供する。【解決手段】トランジスタを直列に接続した構成を複数個並列に有し、所定の通信速度でデータを伝送する第1のドライバと、トランジスタを直列に接続した構成を有し、前記第1のドライバより低速の通信速度でデータを伝送する第2のドライバと、を備え、前記第2のドライバの出力レベルが所定の基準を満たすための、前記第1のドライバのトランジスタのボディに印加する電位により、前記第1のドライバの出力インピーダンスが所定の基準を満たす同時並列数で動作する、電子回路が提供される。
請求項(抜粋):
トランジスタを直列に接続した構成を複数個並列に有し、所定の通信速度でデータを伝送する第1のドライバと、 トランジスタを直列に接続した構成を有し、前記第1のドライバより低速の通信速度でデータを伝送する第2のドライバと、 を備え、 前記第2のドライバの出力レベルが所定の基準を満たすための、前記第1のドライバのトランジスタのボディに印加する電位により、前記第1のドライバの出力インピーダンスが所定の基準を満たす同時並列数で動作する、電子回路。
IPC (2件):
H04L 25/02 ,  H03K 19/017
FI (2件):
H04L25/02 S ,  H03K19/0175 220
Fターム (10件):
5J056AA05 ,  5J056BB58 ,  5J056CC10 ,  5J056DD13 ,  5J056EE04 ,  5J056EE11 ,  5J056GG09 ,  5K029AA03 ,  5K029DD04 ,  5K029GG07

前のページに戻る