特許
J-GLOBAL ID:202003018734975117

セキュリティアーキテクチャおよび方法

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人筒井国際特許事務所
公報種別:公表公報
出願番号(国際出願番号):特願2019-536881
公開番号(公開出願番号):特表2020-504393
出願日: 2018年01月10日
公開日(公表日): 2020年02月06日
要約:
本発明は、システムオンチップまたはマイクロコントローラのためのセキュリティアーキテクチャおよび方法に関する。一実施形態による方法は、第1の中央処理装置(CPU)が第1のアドレスを指定するステップを含む。本方法において、第1のアドレスに対して、少なくとも4つのセキュリティ属性のうちの1つであるセキュリティ属性が識別される。また、識別されたセキュリティ属性に基づいて第1のアドレスによって識別されたメモリ位置への第1のCPUによるアクセスが拒否され得る。【選択図】図2
請求項(抜粋):
第1の中央処理装置(CPU)が第1のアドレスを指定するステップと、 前記第1のアドレスに対して、少なくとも4つのセキュリティ属性のうちの1つであるセキュリティ属性を識別するステップと、 識別された前記セキュリティ属性に基づいて前記第1のアドレスによって識別されたメモリ位置への前記CPUによるアクセスを拒否するステップと、 を含む、 方法。
IPC (1件):
G06F 12/14
FI (1件):
G06F12/14 510D
Fターム (6件):
5B017AA01 ,  5B017BA01 ,  5B017BA04 ,  5B017BB06 ,  5B017CA01 ,  5B017CA11

前のページに戻る