特許
J-GLOBAL ID:202003019244739454

PLL回路

発明者:
出願人/特許権者:
代理人 (4件): 田澤 英昭 ,  濱田 初音 ,  中島 成 ,  辻岡 将昭
公報種別:再公表公報
出願番号(国際出願番号):JP2018009265
公開番号(公開出願番号):WO2019-171585
出願日: 2018年03月09日
公開日(公表日): 2019年09月12日
要約:
第1のパルスセレクタ(7a)は、可変分周器(3)の出力信号を位相周波数比較器(4a〜4d)に対して時分割で出力する。第2のパルスセレクタ(7b)は、基準信号源(1)からの基準信号を位相周波数比較器(4a〜4d)に対して時分割で出力する。位相周波数比較器(4a〜4d)のそれぞれの出力は、複数設けられたチャージポンプ回路(5a〜5d)にそれぞれ与えられる。
請求項(抜粋):
与えられる電圧に対応した周波数の信号を出力する電圧制御発振器と、 前記電圧制御発振器の出力信号を分周する可変分周器と、 前記可変分周器の出力信号を複数の出力端子から時分割で出力する第1のパルスセレクタと、 基準信号源からの基準信号を複数の出力端子から時分割で出力する第2のパルスセレクタと、 前記第1のパルスセレクタと前記第2のパルスセレクタから出力される時分割の信号をそれぞれ入力し、前記第1のパルスセレクタの出力信号と前記第2のパルスセレクタの出力信号の比較を行う複数の位相周波数比較器と、 前記複数の位相周波数比較器の比較結果の信号に応じた電流をそれぞれ出力する複数のチャージポンプ回路と、 前記複数のチャージポンプ回路から出力電流を合成して、電流電圧変換及び平滑化した信号を前記与えられる電圧として前記電圧制御発振器に出力するループフィルタとを備えたPLL回路。
IPC (2件):
H03L 7/087 ,  H03L 7/08
FI (2件):
H03L7/087 ,  H03L7/08 230
Fターム (19件):
5J106AA04 ,  5J106BB01 ,  5J106CC02 ,  5J106CC30 ,  5J106CC35 ,  5J106CC41 ,  5J106CC53 ,  5J106DD10 ,  5J106EE03 ,  5J106GG03 ,  5J106GG04 ,  5J106GG05 ,  5J106GG07 ,  5J106GG15 ,  5J106HH10 ,  5J106KK06 ,  5J106PP03 ,  5J106QQ06 ,  5J106RR20

前のページに戻る