文献
J-GLOBAL ID:202102227574204597   整理番号:21A0229223

ParaM:電力サイドチャネル攻撃抵抗のために硬化したマイクロプロセッサ【JST・京大機械翻訳】

PARAM: A Microprocessor Hardened for Power Side-Channel Attack Resistance
著者 (4件):
資料名:
巻: 2020  号: HOST  ページ: 23-34  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
マイクロプロセッサの電力消費は,情報漏洩のための巨大なチャネルである。このチャンネルの最も一般的な開発は,組込みデバイスから暗号鍵を回復することであるが,モバイルアプリケーション指紋,ファームウェアのリバースエンジニアリング,パスワード回復のような他のアプリケーションは脅威を増大している。これまでに提案された対策は,暗号実装のような特定のアプリケーションに調整されている。それらは,一般的に一般的な目的マイクロプロセッサ上で実行される多数の応用や多様な応用に対してスケーラブルではない。本論文では,電力ベースサイドチャネル攻撃に対する抵抗増加によるPARAMと呼ばれるマイクロプロセッサの設計を検討した。PARAMを設計するために,オープンソースRISC Vプロセッサにおける最も漏れたモジュールの同定を始めた。これらのモジュールにおける漏洩を評価し,次に適切な対策を追加した。対策は各モジュールにおける漏洩の原因に依存し,EDAツールによる安全な翻訳を確実にするHDLコードの簡単な修正から変化し,データやアドレスラインを混乱させ,プロセッサの電力消費との相関を破る。得られたプロセッサは,SASEBO-GIII FPGAボード上でインスタントされ,1百万の電力トレース後でも,微分電力解析に抵抗することを見出した。電力サイドチャネル攻撃に対する現在の対策と比較して,面積と周波数におけるオーバヘッドは最小である。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る