文献
J-GLOBAL ID:202102231599457745   整理番号:21A2981102

2段PFCコンバータにおけるDCΔDCコンバータのための二次高調波電流低減方式【JST・京大機械翻訳】

Second Harmonic Current Reduction Schemes for DC-DC Converter in Two-Stage PFC Converters
著者 (4件):
資料名:
巻: 37  号:ページ: 332-343  発行年: 2022年 
JST資料番号: D0211B  ISSN: 0885-8993  CODEN: ITPEE8  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
2段階単相力率補正(PFC)変換器のために,その瞬時入力電力は,線路周波数の2倍で脈動し,dcバスポートで第二高調波電流(SHC)を発生する。異なる応用における出力電圧またはdcバス電圧を調節するために,dc-dcステージを用いて,種々の制御目的を有するdc-dcステージのためのSHC還元方式を,本論文で議論した。dc≡dcステージが出力電圧を制御するとき,dc-dcステージの制御帯域幅は十分高く,dcバスコンデンサはSHCを抑制するために十分大きく,dcバスキャパシタの設計を与えることを指摘した。dc-dcステージがdcバス電圧を制御するとき,仮想インピーダンスを,SHCを抑えるためにdc-dcステージの入力/出力によって直列に追加して,仮想インピーダンスをdcバスと並列に追加して,動的性能を改善した。仮想インピーダンスの選択と設計も示した。それに基づいて,SHCを抑制するためのdc-dcステージのための3つの特定の制御スキームを提案し,また,パラメータ設計方法も提示した。最後に,3.3kWの2段単相PFCコンバータを作製し,提案したSHC低減スキームの有効性を検証するために実験室で試験した。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
電力変換器 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る