文献
J-GLOBAL ID:202102251130071212   整理番号:21A1206578

RFハードウェア試験および評価のための擬似ランダム信号発生器のFPGA実装【JST・京大機械翻訳】

FPGA Implementation of a Pseudo-Random Signal Generator for RF Hardware Test and Evaluation
著者 (4件):
資料名:
巻: 2020  号: IPCCC  ページ: 1-7  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
テストと評価(T&E)は,ハードウェアが設計要求と仕様を満たすことを保証するために,無線周波数ハードウェアの現場展開の前に非常に重要なステップである。典型的には,T&Eは,ソフトウェアシミュレーション環境または実世界現場試験を利用する研究室設定のいずれかで実行される。前者のアプローチは,通常,シミュレーションモデル(予想されるハードウェア効果,チャネル条件など)の精度によって制限されるが,非リアルタイムデータ速度によって,後者は,時間,金銭,および人力に関して非常に高価である。これらの問題に取り組むために,本研究では,無線周波数受信機ハードウェア(通信受信機,スペクトルセンサなど)をテストするための実時間擬似ランダム信号生成を可能にするFPGAベースT&Eツールの開発を提示した。特に,中心周波数,帯域幅,開始時間,および持続時間のようなテスト信号パラメータのユーザ定義ランダム化を可能にするテスト信号エミュレータのFPGAベース実装のためのフレームワークを開発し,付加的白色Gauss雑音(AWGN)のような受信機およびチャネル効果も開発した。開発したエミュレーションフレームワークの精度を試験するために,フレームワークのランダム化特性を解析し,正しい確率分布と独立性を保証した。さらに,FPGA実装決定(例えば,生成信号のビット精度対精度)とFPGAのハードウェアフットプリントに及ぼす影響を分析した。最後に,このフレームワークは他の信号タイプとチャネルモデルに容易に拡張できることを示した。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 

前のページに戻る