文献
J-GLOBAL ID:202102251743059700   整理番号:21A0007550

Zynq-超スケール+アーキテクチャのためのソフトウェアプロセッサ間同期法の評価【JST・京大機械翻訳】

Evaluation of Software Inter-Processor Synchronization Methods for the Zynq-UltraScale+ Architecture
著者 (4件):
資料名:
巻: 2020  号: DCIS  ページ: 1-6  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
現在の組込みシステムは多様な機能を提供し,それらの特徴は絶えず進化している。これは,Zynq-UltraScale+(US+)MPSoCファミリーの場合であり,4つのCortex A53処理ユニットを含むアプリケーションプロセッサユニット(APU)と,同じデバイスにおけるグラフィックスプロセッサユニット(GPU)またはリアルタイムプロセッサユニット(RPU)を含むアプリケーションプロセッサユニット(APU)によるシステムオンチップ(SoC)アーキテクチャを見つけることができる。それにもかかわらず,これらの異なるユニット間の同期は,マルチコアアプローチ,特に独立モードでのアプリケーションにおいて,オペレーティングシステム(OS)なしで,重要である。本研究では,Zynq-US+MPSoCデバイスにおけるAPUの4コア間の同期の2つの方法を示した。その一つは,InterProcessor Interrupt(IPI)を用いた送信中断に基づいているが,他方は原子命令と相互排除変数(mutex)の使用に基づいている。両方法はプロセッサ間のメッセージの交換によって管理され,以前にはアプリケーションによって定義される。ここで提示した実験結果は,異なるコア間のカスケード同期またはプロセッサ間のブロードキャスト同期のいずれかの特定のケースを考慮して,実行時間に関して比較できる両方の提案を可能にした。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (5件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  音声処理  ,  医用画像処理  ,  符号理論  ,  NMR一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る