文献
J-GLOBAL ID:202102253135827403   整理番号:21A0893906

先進ナノエレクトロニクス技術ノードにおけるチップ上のシリコンシステムの性能改善の課題【JST・京大機械翻訳】

Challenges in Performance Improvement of Silicon Systems on Chip in Advanced Nanoelectronics Technology Nodes
著者 (2件):
資料名:
巻: 2020  号: MIXDES  ページ: 175-180  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
1971年に市場に放出された最初のマイクロプロセッサのスピードまたはクロック率は740kHzであった。このマイクロプロセッサは,計算器応用を意図した。マイクロプロセッサ速度と計算パワーの連続増加は多数の応用の爆発につながった。数十年後,マイクロプロセッサ速度は5GHzに達し,それらは,人工知能,仮想現実感および自己駆動自律車として,そのような勝手に導く十分な計算力を持ち,これは,科学機能領域だけにあった。しかし,チップ速度の増加は,非常に挑戦的であり,それは,高い価格で来る。トランジスタ物理寸法スケーリングに基づく最も直接的なチップ速度改善は,最終的に蒸気から外れた。これは,応力(1990年代)に続いて,歪(2000s)技術の開発をもたらした。これが不十分な新しいデバイス構造になると,FinFETは2011年に主流製造に導入されている。しかし,従来手法と同様に,FinFETに基づくマイクロプロセッサの計算電力の増加は,技術的障壁と統合課題の困難さにより,蒸気から現在行われている。本論文に概説された困難と課題は,古典的シリコン技術に基づくマイクロプロセッサ計算電力改善の終りを終えた。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る