文献
J-GLOBAL ID:202102253979638431   整理番号:21A0834635

TFT-LCDカラムドライバICのためのRDAC組込み型オペアンプを用いた10ビット二段DAC

A 10-Bit Two-Stage DAC with an RDAC-Embedded Op-amp for TFT-LCD Column Driver IC
著者 (2件):
資料名:
巻: 24th  ページ: ROMBUNNO.DESp1-6L  発行年: 2017年12月05日 
JST資料番号: L4269B  ISSN: 1883-2504  資料種別: 会議録 (C)
記事区分: 短報  発行国: 日本 (JPN)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
・TFT-LCDカラムドライバICのためのRDAC(レジスタストリングDAC)組込み型オペアンプを用いた10ビット二段DACを提案。
・提案DACは,正の9ビットと負の9ビットに分割されてシリコンダイ面積を節減し,各出力チャネルは6ビット2電圧セレクタと3ビットRDAC組込み型オペアンプを縦続接続。
・RDAC組込み型オペアンプは,電圧補間とパネル駆動のために使用。
・各出力チャネルの占有面積が11×373μm2の44チャネルカラムドライバのプロトタイプを作製し,測定結果より,LCD適用への好適性を確認。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
表示機器 
引用文献 (12件):
  • C.-W. Lu, and L.-C. Huang, “A 10-Bit LCD Column Driver With Piecewise Linear Digital-to-Analog Converters,” IEEE J. Solid-State Circuits, vol. 43, no. 2, pp. 371-378, Feb. 2008.
  • C.-W. Lu, C.-C. Shen, and W.-C. Chen, “An Area-Efficient Fully R-DAC-Based TFT-LCD Column Driver,” IEEE Trans. on Circuits Syst. I, Reg. Papers, vol.57, no. 10, pp. 2588-2601, Aug. 2010.
  • C. Park, K.-D. Kim, S.-W. Lee, G.-S. Park, S.-T. Ryu, and G.-H. Cho, “A 10b Linear Interpolation DAC using Body-Transconductance Control for AMLCD Column Driver,” IEEE Asian Solid-State Circuits Conf. Papers,2010, pp. 1-4.
  • S.-W. Lee, K.-D. Kim, C. Park, B.-H. Lee, J.-Y. Jeon, S.-C. Jung, J. Huh, J.-H. Yang, H.-S. Kim, and G.-H. Cho, ′′A 10bit Piecewise Linear Cascade Interpolation DAC with Loop Gain Ratio Control,′′ in IEEE Custom Integrated Circuits Conf. Papers, Sept. 2010, pp. 1-4.
  • J.-K. Woo, D.-Y. Shin, D.-K. Jeong, and S. Kim, “High-Speed 10-bit LCD Column Driver with a Split DAC and a Class-AB Output Buffer,” IEEE Trans. on Consum. Electron., vol. 55, no. 3, pp. 1431-1438, Aug. 2009.
もっと見る

前のページに戻る