文献
J-GLOBAL ID:202102279733863821   整理番号:21A0230498

SpectreCheck:データキャッシュにおける投機的実行サイドチャネルを検出するためのアプローチ【JST・京大機械翻訳】

SpectreCheck: An Approach to Detecting Speculative Execution Side Channels in Data Cache
著者 (4件):
資料名:
巻: 2020  号: ICESS  ページ: 1-8  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
仕様実行は,現代のCPU設計で広く使用されてきた。この技術はCPU性能を著しく改善する。しかし,それは,よく知られたSpectre攻撃のような攻撃者によって,攻撃者によって活用できる推測的実行側チャネルを導入するかもしれない。Spectreは,データキャッシュにおける推測的実行側チャネルを曝露できるが,それは,目標物理プロセッサの分岐予測子とタイミング解析の訓練に,大いに依存している。それにより,初期段階で設計下にあるプロセッサへのSpectre攻撃が成功するかどうかを予測することは困難である。設計の下で将来のホワイトボックスプロセッサのために,初期段階におけるデータキャッシュにおける推測実行側チャネルを同定する方法は,重要な問題である。この問題に取り組むために,著者らは,命令集合アーキテクチャシミュレーションに基づく条件付き分岐命令の分岐方向(誤予測を含む)を生成する方法を提案した。設計下のプロセッサにおける分岐予測子の予測は,検出用のデータキャッシュにおける推測的実行側チャネルを誘発するために,これらの分岐方向によって導かれる。著者らの実験において,RISC-V BOOMプロセッサを,データキャッシュにおける推測実行側チャネルを著者らのアプローチによって検出できる事例研究として使用した。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る