特許
J-GLOBAL ID:202103017894781174

半導体装置、表示パネル、及び電子機器

発明者:
出願人/特許権者:
公報種別:特許公報
出願番号(国際出願番号):特願2016-242953
公開番号(公開出願番号):特開2017-117508
特許番号:特許第6807725号
出願日: 2016年12月15日
公開日(公表日): 2017年06月29日
請求項(抜粋):
【請求項1】 フレームメモリと、ソースドライバと、を有し、 前記フレームメモリは、メモリセルを有し、 前記メモリセルは、第1のトランジスタと、第2のトランジスタと、を有し、 前記ソースドライバは、バッファ回路を有し、 前記バッファ回路は、正電源電圧および負電源電圧が与えられるオペアンプを有し、 前記第1のトランジスタのソースまたはドレインの一方は、前記第2のトランジスタのゲートに電気的に接続され、 前記第1のトランジスタは、非導通状態とすることで前記第2のトランジスタのゲートにデータに応じた電荷を保持させる機能を有し、 前記第1のトランジスタを非導通状態とするために前記第1のトランジスタのゲートに与えられる電圧は、前記負電源電圧より小さいことを特徴とする半導体装置。
IPC (4件):
G11C 11/405 ( 200 6.01) ,  G02F 1/133 ( 200 6.01) ,  G09G 3/20 ( 200 6.01) ,  G09G 3/3291 ( 201 6.01)
FI (5件):
G11C 11/405 ,  G02F 1/133 505 ,  G09G 3/20 623 B ,  G09G 3/20 631 A ,  G09G 3/329

前のページに戻る