特許
J-GLOBAL ID:202103017980055982

インタフェース回路

発明者:
出願人/特許権者:
代理人 (2件): 藤村 元彦 ,  高野 信司
公報種別:特許公報
出願番号(国際出願番号):特願2016-189936
公開番号(公開出願番号):特開2018-054830
特許番号:特許第6827753号
出願日: 2016年09月28日
公開日(公表日): 2018年04月05日
請求項(抜粋):
【請求項1】複数のデータ信号と前記複数のデータ信号の取込開始を示すライン開始信号とを受信し、前記複数のデータ信号をデータ受信回路に供給するインタフェース回路であって、 前記データ受信回路に発生した異常を検出する複数の異常検出回路と、 前記複数の異常検出回路のうちの1つを選択し、選択した前記異常検出回路の検出結果を出力する選択回路と、 前記ライン開始信号の受信後に前記複数のデータ信号のうちの少なくとも1つの信号レベルが所定のパターンで変化したタイミングに基づいて、前記データ信号を前記複数の異常検出回路のうちの1を選択するための選択信号として前記選択回路に供給する選択信号供給期間と、前記データ受信回路に前記データ信号の供給を行うデータ入力期間と、の切り替えのタイミングを検知し、当該切り替えのタイミングを示すタイミング信号を生成するタイミング信号生成回路と、 前記タイミング信号に基づいて、前記データ受信回路への前記データ信号の供給を制御するデータ制御回路と、 を有することを特徴とするインタフェース回路。
IPC (2件):
G09G 3/36 ( 200 6.01) ,  G09G 3/20 ( 200 6.01)
FI (3件):
G09G 3/36 ,  G09G 3/20 670 N ,  G09G 3/20 670 L
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る