文献
J-GLOBAL ID:202202220191123681   整理番号:22A0780913

電力トレースバイアスと相関分布技法の組合せによる低複雑性相関電力解析【JST・京大機械翻訳】

Low Complexity Correlation Power Analysis by Combining Power Trace Biasing and Correlation Distribution Techniques
著者 (3件):
資料名:
巻: 10  ページ: 17578-17589  発行年: 2022年 
JST資料番号: W2422A  ISSN: 2169-3536  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
サイドチャネル攻撃(SCA)は,暗号と組込みマイクロプロセッサ実装のセキュリティ評価のための暗号解読攻撃のクラスである。いくつかのSCAアプローチの中で,相関電力解析(CPA)は,組込みマイクロプロセッサのようなターゲットデバイス上で走る特定の暗号アルゴリズムの秘密鍵を回復するための効率的な方法である。しかし,ノイズの影響を克服するために多数のトレースが必要とされるので,評価プロセスは時間がかかる。したがって,本論文では,電力トレースバイアス技法による関心点(POI)抽出器と,低複雑性相関電力解析(CPA)の相関分布を用いて計算時間を低減する新しい方法を提案した。理論的説明を提供し,ASCADおよびRISC-Vプロセッサベースのデータベースのような異なるプラットフォームに関する実験を行い,提案した方法を正当化した。特に,著者らの実験は,マスキング,隠蔽および組合せ隠蔽マスキング技術のような異なる保護方式によって実行した。実験結果は,著者らの提案方法が標準CPAと比較して信頼できる結果を提供することを示した。POIsを取り入れるための電力トレースの半分だけを用いて,著者らの最初の提案は,実行時間を約半分減少させるだけでなく,攻撃の成功率も高める。さらに,電力トレースバイアス技術に基づく第2の方法は,より良い結果を達成して,POIsを選択するために必要なトレースの数を減らすために提案した。必要な電力トレースのわずか28.9%で,著者らの2番目の提案技法は,標準CPAの2.6倍に実行時間を短縮した。Copyright 2022 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
専用演算制御装置  ,  無線通信一般 

前のページに戻る