文献
J-GLOBAL ID:202202228900457041   整理番号:22A0958863

1ビットADCによるMIMOネットワーク:受信機設計と通信戦略【JST・京大機械翻訳】

MIMO Networks With One-Bit ADCs: Receiver Design and Communication Strategies
著者 (4件):
資料名:
巻: 70  号:ページ: 1580-1594  発行年: 2022年 
JST資料番号: C0239A  ISSN: 0090-6778  CODEN: IECMBT  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ディジタル変換器(ADC)に対する高分解能アナログは受信信号の正確なディジタル表現を記憶するために受信機端末で従来使用され,それによって送信メッセージの信頼できる復号化を可能にする。しかし,ミリ波や大規模多入力多出力(MIMO)システムのような広範囲の応用において,高分解能ADCの使用は,電力予算制限のために実現可能ではない。従来の完全ディジタル受信機設計において,各受信機アンテナが明確なADCに接続される場合,ADC分解能の低減は達成可能なレートに関して性能損失をもたらす。速度損失を緩和する一つの提案方法は,ハイブリッド受信機の設計に導くアナログ線形結合器を使用することである。ここで,ハイブリッドフレームワークは,時間的アナログ処理を可能にするための遅延要素の追加によって拡張される。遅延要素,アナログ線形結合器,および1ビットADCから成る2つの新しいクラスの受信機を提案した。提案した受信機を用いた単一およびマルチユーザ(アップリンクおよびダウンリンク)MIMOシステムにおける通信の基本的限界を調べた。高信号対雑音比レジームにおいて,提案した受信機は,同じ数の1ビットADCを持つすべての受信機の中で最大達成可能なレートを達成することを示した。Copyright 2022 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
信号理論  ,  無線通信一般 

前のページに戻る