文献
J-GLOBAL ID:200902170526375100
整理番号:01A0207234
PEAS-III ASIP設計環境
PEAS-III: An ASIP Design Environment.
著者 (7件):
ITOH M
(Osaka Univ., Osaka, JPN)
,
HIGAKI S
(Osaka Univ., Osaka, JPN)
,
SATO J
(Tsuruoka National Coll. Tech., Yamagata, JPN)
,
SHIOMI A
(Shizuoka Univ., Shizuoka, JPN)
,
TAKEUCHI Y
(Osaka Univ., Osaka, JPN)
,
KITAJIMA A
(Osaka Univ., Osaka, JPN)
,
IMAI M
(Osaka Univ., Osaka, JPN)
資料名:
Proceedings. IEEE International Conference on Computer Design: VLSI in Computers & Processors
(Proceedings. IEEE International Conference on Computer Design: VLSI in Computers & Processors)
巻:
2000
ページ:
430-436
発行年:
2000年
JST資料番号:
D0858B
ISSN:
1063-6404
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)