文献
J-GLOBAL ID:200902175390428819
整理番号:02A0702383
0.13μmの広い電圧範囲のシステムオンパッケージ(SoP)設計のためのμI/Oアーキテクチャ
μI/O Architecture for 0.1-μm Wide-Voltage-Range System-on-a-Package(SoP) Designs.
著者 (5件):
KANNO Y
(Hitachi, Ltd., Tokyo, JPN)
,
MIZUNO H
(Hitachi, Ltd., Tokyo, JPN)
,
OODAIRA N
(Hitachi ULSI Systems Co., Tokyo, JPN)
,
YASU Y
(Hitachi, Ltd., Tokyo, JPN)
,
YANAGISAWA K
(Hitachi, Ltd., Tokyo, JPN)
資料名:
Digest of Technical Papers. Symposium on VLSI Circuits
(Digest of Technical Papers. Symposium on VLSI Circuits)
巻:
2002
ページ:
168-169
発行年:
2002年
JST資料番号:
W0767A
ISSN:
2158-5601
資料種別:
会議録 (C)
記事区分:
短報
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)