文献
J-GLOBAL ID:200902184117743697
整理番号:00A0262812
MPEG-2ビデオエンコーダLSI用3層協同アーキテクチャ
Low-Power High-Speed CMOS LSI Technologies. Three-Layer Cooperative Architecture for MPEG-2 Video Encoder LSI.
著者 (8件):
IKEDA M
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
,
KONDO T
(NTT Electronics Corp., Ebina-shi, JPN)
,
NITTA K
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
,
SUGURI K
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
,
YOSHITOME T
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
,
MINAMI T
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
,
NAGANUMA J
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
,
OGURA T
(NTT Cyber Space Lab., Yokosuka-shi, JPN)
資料名:
IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers))
巻:
E83-C
号:
2
ページ:
170-178
発行年:
2000年02月25日
JST資料番号:
L1370A
ISSN:
0916-8524
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)