文献
J-GLOBAL ID:200902221611468812
整理番号:05A0842281
非対称信号遷移の差分論理を用いる高速ディジタル回路設計
High-Speed Digital Circuit Design Using Differential Logic with Asymmetric Signal Transition
著者 (3件):
MORIMOTO Masao
(Kobe Univ., Kobe-shi, JPN)
,
NAGATA Makoto
(Kobe Univ., Kobe-shi, JPN)
,
TAKI Kazuo
(Kobe Univ., Kobe-shi, JPN)
資料名:
IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers)
(IEICE Transactions on Electronics (Institute of Electronics, Information and Communication Engineers))
巻:
E88-C
号:
10
ページ:
2001-2008
発行年:
2005年10月01日
JST資料番号:
L1370A
ISSN:
0916-8524
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)