文献
J-GLOBAL ID:200902285850093373
整理番号:05A0424703
大規模ディジタル集積回路内の電源雑音分布と接地雑音分布をプロービングするためのビルトイン技術
A Built-in Technique for Probing Power Supply and Ground Noise Distribution Within Large-Scale Digital Integrated Circuits
著者 (3件):
NAGATA Makoto
(Kobe Univ., Kobe, JPN)
,
OKUMOTO Takeshi
(Matsushita Electric Industrial Co., Ltd., Osaka, JPN)
,
TAKI Kazuo
(AIL Corp., Kobe, JPN)
資料名:
IEEE Journal of Solid-State Circuits
(IEEE Journal of Solid-State Circuits)
巻:
40
号:
4
ページ:
813-819
発行年:
2005年04月
JST資料番号:
B0761A
ISSN:
0018-9200
CODEN:
IJSCBC
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)