文献
J-GLOBAL ID:201602235484980894
整理番号:16A1229194
内部電流源による暗号回路のサイドチャンネル情報漏洩部特定の試み-AES回路を実装したFPGAに対する検討-
Attempt for Determining Cryptographic Circuit Blocks Leaking Side-Channel Information Based on Internal Current Source-Examination with FPGA Implementation of AES Circuits-
著者 (5件):
五百旗頭健吾
(岡山大 大学院自然科学研究科)
,
河田直樹
(岡山大 大学院自然科学研究科)
,
矢野佑典
(岡山大 大学院自然科学研究科)
,
籠谷裕人
(岡山大 大学院自然科学研究科)
,
豊田啓孝
(岡山大 大学院自然科学研究科)
資料名:
電子情報通信学会技術研究報告
(IEICE Technical Report (Institute of Electronics, Information and Communication Engineers))
巻:
116
号:
253(EMCJ2016 60-83)
ページ:
79-84
発行年:
2016年10月13日
JST資料番号:
S0532B
ISSN:
0913-5685
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
日本語 (JA)