文献
J-GLOBAL ID:201602287009730505
整理番号:16A1205408
ハイブリッドプロトタイピングによる多重クロック領域MPSoCの高速設計空間探査【Powered by NICT】
Rapid design space exploration of multi-clock domain MPSoCs with hybrid prototyping
著者 (2件):
Saboori Ehsan
(Department of Electrical and Computer Engineering, Concordia University, Montreal, Canada)
,
Abdi Samar
(Department of Electrical and Computer Engineering, Concordia University, Montreal, Canada)
資料名:
IEEE Conference Proceedings
(IEEE Conference Proceedings)
巻:
2016
号:
CCECE
ページ:
1-6
発行年:
2016年
JST資料番号:
W2441A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
アメリカ合衆国 (USA)
言語:
英語 (EN)