文献
J-GLOBAL ID:201702265043689410
整理番号:17A0504092
アナログ部品要件緩和による12ビット1.25MS/秒の面積効率的な基数値自己推定非バイナリ巡回型AD変換器
A 12-bit 1.25MS/s Area-Efficient Radix-Value Self-Estimated Non-Binary Cyclic ADC with Relaxed Requirements on Analog Components
著者 (5件):
SAN Hao
(Tokyo City University)
,
SUGAWARA Rompei
(Tokyo City University)
,
HOTTA Masao
(Tokyo City University)
,
MATSUURA Tatsuji
(Tokyo University of Science)
,
AIHARA Kazuyuki
(Institute of Industrial Science The University of Tokyo)
資料名:
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Web)
(IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (Web))
巻:
E100.A
号:
2
ページ:
534-540(J-STAGE)
発行年:
2017年
JST資料番号:
U0466A
ISSN:
1745-1337
資料種別:
逐次刊行物 (A)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
英語 (EN)