Rchr
J-GLOBAL ID:200901008483093321
Update date: Nov. 18, 2024
Kondo Toshio
コンドウ トシオ | Kondo Toshio
Contact this researcher
You can send email directly to the researcher.
Homepage URL (1):
http://www.arch.info.mie-u.ac.jp
Research field (3):
Communication and network engineering
, Electronic devices and equipment
, Information theory
Research keywords (6):
システムLSI
, 動画像符号化
, 計算機アーキテクチャ
, system on a chip
, video compression
, computer architecture
Research theme for competitive and other funds (13):
2012 - 2017 Highly parallel instruction set extensions for motion estimation
2003 - 2006 Study of low-delay video encoding and decoding
2000 - Study on Architecture of video compression system on a chip for almost live communication
1994 - Study on Motion Estimator Architecture for video compression with high fidelity
SIMD プロセッサ構成
動画像処理プロセッサ構成
動画像圧縮
低遅延動画像符号化方式の研究
並列処理ベース高臨場感動画像圧縮LSI構成法の研究
高臨場感動画像圧縮に対応する動きベクトル検出器構成法の研究
SIMD processor architecture
Processor architecture for video processing
Video compression
Show all
Papers (12):
松本真樹, 大野和彦, 佐々木敬泰, 近藤利夫, 中島浩. 静的情報を用いた動的再スケジューリングのオーバヘッド削減手法. 情報処理学会論文誌:プログラミング. 2011. 4. 3. 55-67
松下圭吾, 松本真樹, 大野和彦, 佐々木敬泰, 近藤利夫, 中島浩. 実行トレースの比較を用いたデバッグ手法の提案及び評価. 先端的計算基盤システムシンポジウムSACSIS 2011. 2011. 152-159
Tomoyuki Nakabayashi, Takahiro Sasaki, Kazuhiko Ohno, Toshio Kondo. Design and Evaluation of Variable Stages Pipeline Processor Chip. 2011 16TH ASIA AND SOUTH PACIFIC DESIGN AUTOMATION CONFERENCE (ASP-DAC). 2011
Tomoyuki Nakabayashi, Takahiro Sasaki, Kazuhiko Ohno, Toshio Kondo. Design and Evaluation of Variable Stages Pipeline Processor Chip. INFORMATION AND AUTOMATION. 2011. 86. 220-226
松本真樹, 片野聡, 佐々木敬泰, 大野和彦, 近藤利夫, 中島浩. 非均質環境における適応型スケジューリング手法の提案と評価. 電子情報通信学会論文誌. 2010. J93-D. 6. 693-704
more...
MISC (23):
松本真樹, 大野和彦, 佐々木敬泰, 近藤利夫. 自動でテストパターンを生成する単体テスト環境の構想. 先進的計算基盤システムシンポジウム論文集. 2012. 2012. 55-56
道浦悌, 大野和彦, 佐々木敬泰, 近藤利夫. GPGPUにおけるデータ自動転送化コンパイラの提案. 先進的計算基盤システムシンポジウム論文集. 2011. 2011. 221-222
宮前元紀, 佐々木敬泰, 大野和彦, 近藤利夫. 適応的に階層実行するら旋状動き探索. 電子情報通信学会. 2006. Vol.J89-D. 3. 482-491
新田高庸, 吉留健, 近藤利夫, 岩崎裕江, 長沼次郎. Improvements on SIMD Macroblock Processor in MPEG-2 Video Encoder LSI. 電子情報通信学会論文誌 C. 2004. E87-C. 4. 377-385
K Nitta, T Minami, T Kondo, T Ogura. Motion estimation and compensation hardware architecture for a scene-adaptive algorithm on a single-chip MPEG-2 video encoder. IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS. 2001. E84D. 3. 317-325
more...
Patents (6):
動き検出器及び動き検出方法及びそのプログラムを記録した記録媒体
2次元配列データ回転装置
ツリー構成走査演算装置
集積回路チップ内の配列回路
トーラス結合型モジュール配列実装方式
more...
Works (1):
Scanning systems using tree structures
Education (4):
- 1978 Nagoya University
- 1978 Nagoya University Graduate School, Division of Engineering
- 1976 Nagoya University School of Engineering
- 1976 Nagoya University Faculty of Engineering
Professional career (1):
Ph. D. of Engineering (Nagoya University)
Work history (11):
2000 - Mie University Faculty of Engineering, Department of Information Engineering
2000 - Department of Information Engineering,
1999 - NTTエレクトロニクス株式会社 技術部長
1999 - NTT Electronics corporation, technical manager
1993 - 日本電信電話株式会社 主幹研究員
1993 - NTT, Senior research engineer, supervisor
1985 - 日本電信電話株式会社 研究専門調査員
1985 - NTT, Senior research engineer
1978 - 日本電信電話公社 研究員
1978 - NTT, Research engineer
Mie University, Protes.
Show all
Awards (1):
1995 - Hot chips 優秀発表
Association Membership(s) (3):
米国電気電子学会
, 情報処理学会
, 電子情報通信学会
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in
researchmap
.
For details, see here
.
Return to Previous Page
TOP
BOTTOM