Rchr
J-GLOBAL ID:200901029005834925   Update date: Dec. 14, 2019

Akashi Satoh

サトウ アカシ | Akashi Satoh
Affiliation and department:
Job title: Professor
Homepage URL  (2): http://satoh.cs.ac.jp/jahttp://satoh.cs.ac.jp/en
Research field  (1): Electron device/Electronic equipment
Research keywords  (8): VLSI ,  情報セキュリティ ,  暗号回路 ,  論理回路 ,  VLSI ,  Information Security ,  Cryptographic Hardware ,  Logic Crcuit
Research theme for competitive and other funds  (1):
  • 2015 - IoTの動向調査に関する奨学寄附金
Papers (93):
  • Yohei Hori, Toshihiro Katashita, Hyunho Kang, Akashi Satoh, Shinichi Kawamura, and Kazukuni Kobara. Evaluation of Physical Unclonable Functions for 28-nm Process Field-Programmable Gate Arrays. Journal of Information Processing. 2014. 22. 2. 344-356,
  • Fujimoto, Daisuke, Katashita, Toshihiro, Sasaki, Akihiko, Hori, Yohei, Satoh, Akashi, Nagata, Makoto. A Fast Power Current Simulation of Cryptographic VLSI Circuits for Side Channel Attack Evaluation. IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES. 2013. E96A. 12. 2533-2541
  • Hori, Yohei, Katashita, Toshihiro, Sakane, Hirofumi, Toda, Kenji, Satoh, Akashi. Bitstream Protection in Dynamic Partial Reconfiguration Systems Using Authenticated Encryption. IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS. 2013. E96D. 11. 2333-2343
  • H. Kang, Y. Hori, A. Satoh. Performance Evaluation of the First Commercial PUF-embedded RFID. Proc. of GCCE 2012. 2012. 5-8
  • Y. Hori, T. Katashita, A. Sasaki, A. Satoh. SASEBO-GIII: A Hardware Security Evaluation Board Equipped with a 28-nm FPGA. Proc. of GCCE 2012. 2012. 657-660
more...
MISC (5):
  • 佐藤証. 暗号モジュールの標準評価ボードを開発-ハードウエアのセキュリティ向上と国際標準規格策定に貢献. 産総研TODAY. 2010. 2010. 02. 16
  • 佐藤証. 暗号モジュールの安全な実装と標準評価指針策定への取り組み. JITA ニュースレター, (財)日本産業技術振興協会. 2008. 19
  • 佐藤証, 山岸篤弘. 電子社会を推進する暗号技術:暗号ハードウェア実装性能と安全性評価. 情報処理学会誌. 2004. 45. 11. 1123-1127
  • 佐藤証. ハードウェア実装に適した共通鍵ブロック暗号とは. Break Through. 2002. 187. 3. 2-6
  • 佐藤証. MARSの特徴と狙い. 電子情報通信学会誌. 2000. 7
Books (1):
  • トコトンやさしい暗号の本
    日刊工業新聞社 2010
Lectures and oral presentations  (29):
  • Evolution of Cryptographic hardware in the Perpetual Security Struggles
    (VLSI Symposium 2006 2006)
  • サイドチャネル攻撃評価ボードSAKURA-G
    (2014年暗号と情報セキュリティシンポジウム 2014)
  • ハッシュ関数SHA-1/-2/-3のFPGA実装性能評価
    (2014年暗号と情報セキュリティシンポジウム 2014)
  • Side-channel AttacK User Reference Architecture SAKURA-G
    (IEEE 3rd Global Conference on Consumer Electronics GCCE2014 2014)
  • FPGA Implementation on New Standard Hash Function Keccak
    (EEE 3rd Global Conference on Consumer Electronics GCCE 2014 2014)
more...
Professional career (1):
  • Dr. Eng. (Waseda University)
Work history (2):
  • 1989/04/01 - 2007/03/31 IBM Japan, Ltd. Researcher
  • 2007/04/01 - 2013/03/31 National Institute of Advanced Industrial Science and Technology Sonior Researcher
Awards (12):
  • 2018/07/06 - 情報処理学会 情報処理学会DICOMO2018 野口賞
  • 2018/07/06 - 情報処理学会 情報処理学会DICOMO2018 シニアリサーチャー賞
  • 2017/06/29 - 情報処理学会 情報処理学会DICOMO2017 優秀プレゼンテーション賞
  • 2012/10 - IEEE IEEE GCCE 2012 Excellent Paper Award
  • 2010/07 - 情報処理学会 情報処理学会DICOMO2010 優秀論文賞
Show all
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page