Rchr
J-GLOBAL ID:200901087341945751
Update date: Jun. 24, 2024
Yasuura Hiroto
ヤスウラ ヒロト | Yasuura Hiroto
Contact this researcher
You can send email directly to the researcher.
Affiliation and department:
National Institute of Informatics Vice Director-General
About National Institute of Informatics Vice Director-General
Search "National Institute of Informatics Vice Director-General"
Job title:
Vice Director-General
Other affiliations (1):
公益財団法人福岡アジア都市研究所
理事長
Homepage URL (1):
http://hyoka.ofc.kyushu-u.ac.jp/search/details/K000217/
Research field (4):
Information networks
, Computer systems
, Electronic devices and equipment
, Information theory
Research keywords (30):
システムLSI
, 計算機アーキテクチャ
, FPGA
, 論理合成
, 並列処理
, アーキテクチャ
, 教育用マイクロプロセッサ
, LSI設計
, 超並列アルゴリズム
, 計算機工学教育
, 低消費電力
, 大規模集積回路
, 基本ソフトウェア
, コンパイラ
, ソフトコアプロセッサ
, ゲートアレー
, 集積回路
, ゲートアレイ
, プロセッサ
, 集積回路工学
, 可変電源電圧プロセッサ
, VLSI設計教育
, マイクロプロセッサ
, システムオンチップ
, 自動論理合成
, 低消費エネルギー
, 性能評価
, メモリ
, 教育カリキュラム
, CADベンチマーク
Research theme for competitive and other funds (6):
2002 - 2008 LSIによる社会基盤構築
2002 - 2008 Construction of Social Infrastructure Using LSI
2000 - 2008 システムLSI設計手法とその支援技術
2000 - 2008 System LSI Design Methodology and CAD Technology
1998 - 2002 低消費エネルギーシステムLSI設計手法
1998 - 2002 Design method for low energy system LSIs
Show all
MISC (32):
H Yasuura. Towards the system LSI design technology. IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES. 2001. E84A. 1. 91-97
A Inoue, T Ishihara, H Yasuura. Flexible system LSI for embedded systems and its optimization techniques. DESIGN AUTOMATION FOR EMBEDDED SYSTEMS. 2000. 5. 2. 179-205
H Yasuura, T Ishihara. System LSI design methods for low power LSIs. IEICE TRANSACTIONS ON ELECTRONICS. 2000. E83C. 2. 143-152
ニューロンMOS多入力加算器による並列乗算器の設計. 電子情報通信学会論文誌. 1998. J81-D-I. 2. 143
Embedded System Design Using Soft-Care Processor and Valen-C. Journal of Information Science and Engineering. 1998. 14. 587
more...
Books (9):
論理回路
コロナ社 2015
Smart Sensors and Systems
Springer 2015
Power Optimization by Datapath Width adjustment
Power Aware Design Methodologies 2002
Power Optimization by Datapath Width adjustment
Power Aware Design Methodologies 2002
情報工学実験(共著)
オーム社 1993
more...
Works (10):
コアプロセッサベースシステムLSIの最適化設計技術に関する研究
1998 - 2000
Research on Design Optimization techniques for Core Processor based System LSIs.
1998 - 2000
暗号/認証用途向けシステムLSIの設計開発に関する研究
2000 -
システム内のデータパス幅に着目したアーキテクチャ生成技術
2000 -
Research on Design and Development of System LSIs for Cryptgraphy and certification
2000 -
more...
Education (4):
- 1978 Kyoto University
- 1978 Kyoto University Graduate School, Division of Engineering
- 1976 Kyoto University Faculty of Engineering
- 1976 Kyoto University Faculty of Engineering
Professional career (2):
Doctor of Engineering (Kyoto University)
(BLANK)
Work history (3):
2001 - - 九州大学 システムLSI研究センター長
2001 - - Director of System LSI Research Center,
Kyushu University
Committee career (4):
2003 - 2004 IEEE Institute of Electrial and Electronics Engineers Circuit and System Society Vice President for RIO
2002 - 2003 電子情報通信学会 評議員
2002 - ACM Association of Computing Machinary SIGDA Advisory Board Member
2000 - 2001 情報処理学会 理事、論文誌編集委員長
Awards (7):
2002 - 電子情報通信学会 業績賞
2000 - 情報処理学会創立40周年記念論文賞
1993 - 情報処理学会Best Author賞
1993 - 情報処理学会坂居記念特別賞
1991 - 情報処理学会論文賞
1988 - 電子情報通信学会論文賞
1982 - 電子通信学術奨励賞
Show all
Association Membership(s) (4):
IEEE Institute of Electrial and Electronics Engineers
, ACM Association of Computing Machinary
, 情報処理学会
, 電子情報通信学会
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in
researchmap
.
For details, see here
.
Return to Previous Page
TOP
BOTTOM