Pat
J-GLOBAL ID:200903000507819651

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 若林 忠 (外4名)
Gazette classification:公開公報
Application number (International application number):1998122321
Publication number (International publication number):1999317395
Application date: May. 01, 1998
Publication date: Nov. 16, 1999
Summary:
【要約】【課題】 窒素原子を含む被エッチング膜上に化学増幅型レジストを用いてパターン形成するに際し、スループットの低下を来すこと無く、またレジスト処理までの引き置き時間が長くなったり、再工事が必要となった場合でもレジスト露光時に発生するプロトン酸が失活する現象を抑制する半導体装置の製造方法を提供する。【解決手段】 下地基板上に、窒素原子を含む被エッチング膜を形成する工程、該被エッチング膜上に化学増幅型フォトレジスト膜を形成する工程、該レジスト膜をパターン状に露光する工程、該露光されたレジスト膜を現像してレジストパターンを形成する工程、該レジストパターンをマスクとして前記被エッチング膜をエッチングする工程を含む半導体装置の製造方法において、前記被エッチング膜形成の最終段階で被エッチング膜中に実質的に窒素原子が含まれない条件で形成する。
Claim (excerpt):
下地基板上に、窒素原子を含む被エッチング膜を形成する工程、該被エッチング膜上に化学増幅型フォトレジスト膜を形成する工程、該レジスト膜をパターン状に露光する工程、該露光されたレジスト膜を現像してレジストパターンを形成する工程、該レジストパターンをマスクとして前記被エッチング膜をエッチングする工程を含む半導体装置の製造方法において、前記被エッチング膜形成の最終段階で被エッチング膜中に実質的に窒素原子が含まれない条件で形成することを特徴とする半導体装置の製造方法。
IPC (4):
H01L 21/3065 ,  G03F 7/40 521 ,  H01L 21/027 ,  H01L 21/3213
FI (4):
H01L 21/302 N ,  G03F 7/40 521 ,  H01L 21/30 502 R ,  H01L 21/88 D
Patent cited by the Patent:
Cited by examiner (3)

Return to Previous Page