Pat
J-GLOBAL ID:200903001056120639

配置配線方法

Inventor:
Applicant, Patent owner:
Agent (1): 小杉 佳男 (外1名)
Gazette classification:公開公報
Application number (International application number):1997265740
Publication number (International publication number):1999111846
Application date: Sep. 30, 1997
Publication date: Apr. 23, 1999
Summary:
【要約】【課題】チップ面積の増大を抑えたまま、クロックスキューによる誤動作の防止が図られた配置配線方法を提供する。【解決手段】回路領域のうちの中央領域に、トランスファゲート11,12およびインバータ13,14からなるマスタラッチ10と、トランスファゲート21,22およびインバータ23,24からなるスレーブラッチ20と、インバータ31,32からなるクロック回路30とを備えたフリップフロップ100を配置し、周辺領域にそのフリップフロップ100の前段に遅延素子40を備えたフリップフロップ200を配置する。
Claim (excerpt):
セルの配置および配線のシミュレーションを行なう配置配線方法において、論理的な機能が同一であってホールドタイム要求値が異なる複数の順序回路セルのライブラリを用意しておき、配置配線後の順序回路セルを、該順序回路セルに到達するクロック信号の遅延時間に応じたホールドタイム要求値の順序回路セルに置き換えることを特徴とする配置配線方法。

Return to Previous Page