Pat
J-GLOBAL ID:200903001245053713

情報処理システム

Inventor:
Applicant, Patent owner:
Agent (1): 合田 潔 (外2名)
Gazette classification:公開公報
Application number (International application number):1995247152
Publication number (International publication number):1997097128
Application date: Sep. 26, 1995
Publication date: Apr. 08, 1997
Summary:
【要約】【課題】 周辺機器との間で非同期通信を行っている間であっても、適切なタイミングでCPUの動作周波数を低下若しくは停止させることができる、優れた情報処理システムを提供する。【解決の手段】 通常モード及び通常モードよりも消費電力が低い節電モードの双方で動作可能なCPUと、1以上の周辺機器と、前記CPUと前記周辺機器間で通信するためのバスと、前記バス上のバス・サイクルをモニタするためのバス・サイクル検出手段と、前記バス・サイクル検出手段が検出した特定のバス・サイクルの間における前記CPUの動作モードを決定する状態判定手段と、前記状態判定手段による判定結果に基づいて動作モードを切り換えるための制御信号を前記CPUに送る信号発生手段と、を含むことを特徴とする情報処理システムである。
Claim (excerpt):
通常モード及び通常モードよりも消費電力が低い節電モードの双方で動作可能なCPUと、1以上の周辺機器と、前記CPUと前記周辺機器間で通信するためのバスと、前記バス上のバス・サイクルをモニタするためのバス・サイクル検出手段と、前記バス・サイクル検出手段が検出した特定のバス・サイクルの間における前記CPUの動作モードを決定する状態判定手段と、前記状態判定手段による判定結果に基づいて動作モードを切り換えるための制御信号を前記CPUに送る信号発生手段と、を含むことを特徴とする情報処理システム
IPC (3):
G06F 1/32 ,  G06F 1/04 301 ,  G06F 13/42 350
FI (3):
G06F 1/00 332 Z ,  G06F 1/04 301 C ,  G06F 13/42 350 B
Patent cited by the Patent:
Cited by examiner (2)

Return to Previous Page