Pat
J-GLOBAL ID:200903001472810423

半導体集積回路装置およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 筒井 大和
Gazette classification:公開公報
Application number (International application number):1994276327
Publication number (International publication number):1996139175
Application date: Nov. 10, 1994
Publication date: May. 31, 1996
Summary:
【要約】【目的】 微細MOSFETにおいて、信頼性を低下させることなく、高速動作を実現する。【構成】 ゲート電極6およびソース、ドレイン領域7の表面に低抵抗チタンシリサイド膜(TiSi2)11が形成されたアクティブ領域のMOSFETのゲート電極6の厚さが、フィールド絶縁膜3上のMOSFETのゲート電極6の厚さよりも厚く形成されており、アクティブ領域の前記MOSFETにおけるゲート電極6の表面に形成された低抵抗チタンシリサイド膜(TiSi2)11とソース、ドレイン領域7の表面に形成された低抵抗チタンシリサイド膜(TiSi2)11の接触を防いでいる。
Claim (excerpt):
ゲート電極およびソース、ドレイン領域のそれぞれの表面にシリサイド膜を形成したMOSFETを有する半導体集積回路装置であって、アクティブ領域上における前記ゲート電極の厚さを、フィールド領域上における前記ゲート電極の厚さよりも厚くしたことを特徴とする半導体集積回路装置。
IPC (3):
H01L 21/76 ,  H01L 21/28 301 ,  H01L 29/78
FI (3):
H01L 21/76 S ,  H01L 29/78 301 G ,  H01L 29/78 301 R

Return to Previous Page