Pat
J-GLOBAL ID:200903001474962336

スケーラブルMPEG2適合ビデオ・エンコーダ

Inventor:
Applicant, Patent owner:
Agent (1): 合田 潔 (外2名)
Gazette classification:公開公報
Application number (International application number):1997030169
Publication number (International publication number):1997247679
Application date: Feb. 14, 1997
Publication date: Sep. 19, 1997
Summary:
【要約】【課題】 スケーラブル・アーキテクチャMPEG2適合ディジタル・ビデオ・エンコーダを提供する。【解決手段】 上記エンコーダは、Iフレーム含有ビットストリームを生成するために、離散余弦変換プロセッサと、量子化ユニットと、可変長エンコーダと、FIFOバッファと、圧縮ストア・インタフェースとを備えたIフレーム専用ビデオ・エンコーダ・モジュールを有する。IPBビットストリームの場合、システムは、基準メモリ・インタフェースと、動き推定および補償機能と、逆量子化と、逆離散余弦変換と、動き補償手段とを備えた第2のプロセッサ要素と、動き推定のための少なくとも1つの第3のプロセッサ要素とを含む。このシステムは、単一集積回路チップ、またはIフレーム・ビデオ・エンコーダ・モジュール、第2のプロセッサ要素、第3のプロセッサ要素の各プロセッサについて1つずつという複数の集積回路チップの形式にすることができる。また、1つまたは複数の第3のプロセッサ・ユニットを含むこともできる。
Claim (excerpt):
Iフレーム含有ビットストリームを生成するために(1)ホスト・インタフェースと、(2)ピクセル・バスからピクセル・データを受け取るためのピクセル・インタフェースと、(3)フレーム・データを送受信するためのフレーム・メモリ・インタフェースと、(4)離散余弦変換プロセッサと、(5)量子化ユニットと、(6)可変長エンコーダと、(7)FIFOバッファと、(8)圧縮ストア・インタフェースとを備えたIフレーム・ビデオ・エンコーダ・モジュールを有する、スケーラブル・アーキテクチャMPEG2適合ディジタル・ビデオ・エンコーダ・システム。
Patent cited by the Patent:
Cited by examiner (4)
Show all

Return to Previous Page