Pat
J-GLOBAL ID:200903001501965989

多値電圧高速比較装置

Inventor:
Applicant, Patent owner:
Agent (1): 草野 卓 (外1名)
Gazette classification:公開公報
Application number (International application number):1993022754
Publication number (International publication number):1994235754
Application date: Feb. 10, 1993
Publication date: Aug. 23, 1994
Summary:
【要約】【目的】 比較精度の向上を図る。【構成】 被試験デバイス2より入力される多値測定電圧VXi は低出力インピーダンスの差分検出器9において、多値基準電圧VSi と比較され、それらの差分δi が検出されて、ウインドコンパレータ13に入力され、第1比較電圧VL及び第1比較電圧VLより大きい第2比較電圧VHと比較される。制御回路7は被試験デバイス2の多値測定電圧VXi の切換制御を行うと共に、その切換タイミングと同期して、基準電圧VSi と対応するmビットのデータNi (bi1,bi2...,bim)をD/Aコンバータ10に供給する。D/Aコンバータ10では入力データNi がD/A変換されて基準電圧VSi とされ差分検出器9に与えられる。差分検出器9の入力端に高入力インピーダンスのバッファアンプ12を挿入してもよい。
Claim (excerpt):
被試験デバイスより入力される多値測定電圧(VXi )と多値基準電圧(VSi )との差分を検出する低出力インピーダンスの差分検出器と、その差分検出器の出力電圧(δi )を第1比較電圧(VL)及び第1比較電圧より大きい第2比較電圧(VH)と比較するウインドコンパレータと、前記被試験デバイスの前記多値測定電圧(VXi )を切換制御すると共に、その切換タイミングに同期して切換わる前記多値基準電圧(VSi )を発生する手段とより成る、多値電圧高速比較装置。

Return to Previous Page