Pat
J-GLOBAL ID:200903001961784532
アナログ・ディジタル変換器
Inventor:
Applicant, Patent owner:
Agent (1):
吉田 稔 (外2名)
Gazette classification:公開公報
Application number (International application number):1998029604
Publication number (International publication number):1999234133
Application date: Feb. 12, 1998
Publication date: Aug. 27, 1999
Summary:
【要約】【課題】 変換開始信号がクロック信号と非同期であることに起因する誤動作をなくすことができるアナログ・ディジタル変換器を提供する。【解決手段】 クロック信号CLKと変換開始信号ENとが入力されて、変換開始信号ENがアサートされたときにクロック信号CLKの立上がりエッジに同期して出力が反転するフリップフロップ回路1と、フリップフロップ回路1の出力とクロック信号CLKとが入力されて、フリップフロップ回路1の出力がハイレベルの期間にクロック信号CLKに同期したサンプリングクロック信号を出力するAND回路2と、AND回路2からのサンプリングクロック信号に同期してアナログの入力信号をサンプリングし、ディジタルの出力信号に変換するアナログ・ディジタル変換回路3とを備えた。
Claim 1:
クロック信号と、このクロック信号に非同期の変換開始信号とが外部から供給され、前記変換開始信号がアサートされたときに前記クロック信号に同期してアナログの入力信号をサンプリングするアナログ・ディジタル変換器であって、前記クロック信号と前記変換開始信号とが入力されて、前記変換開始信号がアサートされたときに前記クロック信号の立上がりエッジまたは立下がりエッジに同期して出力が反転するフリップフロップ回路と、前記フリップフロップ回路の出力と前記クロック信号とが入力されて、前記フリップフロップ回路の出力がハイレベルの期間またはローレベルの期間に前記クロック信号に同期したサンプリングクロック信号を出力する論理回路と、前記論理回路からのサンプリングクロック信号に同期してアナログの入力信号をサンプリングし、ディジタルの出力信号に変換するアナログ・ディジタル変換回路とを備えたことを特徴とする、アナログ・ディジタル変換器。
Patent cited by the Patent:
Cited by examiner (1)
-
アナログ測定装置のサンプリング回路
Gazette classification:公開公報
Application number:特願平4-060375
Applicant:セイコーエプソン株式会社
Return to Previous Page