Pat
J-GLOBAL ID:200903002438439844

画素クロック生成装置、画素クロック生成方法及び画像形成装置

Inventor:
Applicant, Patent owner:
Agent (2): 鈴木 誠 ,  大浦 一仁
Gazette classification:公開公報
Application number (International application number):2003055222
Publication number (International publication number):2004262101
Application date: Mar. 03, 2003
Publication date: Sep. 24, 2004
Summary:
【課題】走査幅の揺らぎを高精度に補正する新規な構成の画素クロック生成装置及び方法、並びに、走査幅の揺らぎが高精度に補正された画像形成装置を提供する。【解決手段】画素クロック生成装置において、検出回路3は、走査の始点と終点に対応する水平同期信号1と水平同期信号2の期間に高周波クロック生成回路2で発生する高周波クロックVCLKをカウントする。そのカウント値と目標値との差が比較結果生成回路4で求められ、その差を補正するための位相データがデータ生成回路5で生成される。画素クロック生成回路6は、高周波クロックに基づいて、位相データに従い位相が制御された画素クロックPCLKを生成する。【選択図】 図1
Claim (excerpt):
高周波クロックを生成する高周波クロック生成手段と、 第1の水平同期信号と第2の水平同期信号の時間間隔を検出する検出手段と、 前記検出手段による検出値と目標値とを比較し、その差を出力する比較結果生成手段と、 前記比較結果生成手段より出力される差に基づいて当該差を補正するための位相データを生成するデータ生成手段と、 前記高周波クロック生成手段から出力される高周波クロックに基づいて、前記位相データに従い位相が制御された画素クロックを生成する画素クロック生成手段とを有することを特徴とする画素クロック生成装置。
IPC (1):
B41J2/44
FI (1):
B41J3/00 M
F-Term (10):
2C362BA68 ,  2C362BA69 ,  2C362BA70 ,  2C362BB30 ,  2C362BB32 ,  2C362BB37 ,  2C362BB38 ,  2C362BB42 ,  2C362BB43 ,  2C362CB35
Patent cited by the Patent:
Cited by applicant (2) Cited by examiner (2)

Return to Previous Page