Pat
J-GLOBAL ID:200903002630513950

エミュレータ装置

Inventor:
Applicant, Patent owner:
Agent (1): 宮田 金雄 (外2名)
Gazette classification:公開公報
Application number (International application number):1996335540
Publication number (International publication number):1998177505
Application date: Dec. 16, 1996
Publication date: Jun. 30, 1998
Summary:
【要約】【課題】 マルチタスクプログラムのタスクごとのメモリアクセス履歴を計測できなかったので、メモリの不正アクセスを検出できないという課題があった。【解決手段】 実行タスクID指定レジスタ24にエミュレーションメモリ15へのアクセスの履歴を記録したメモリアクセス履歴を残すべきタスクのIDを格納する。このIDとデータラッチ23がラッチした実行中のタスクIDとが一致したら、データ比較回路25は一致信号を出力する。この一致信号を受信した制御回路19は、実行中のタスクがアクセスするエミュレーションメモリ15中のアドレスを取得し、計測用メモリ20中のそのアドレスに対応するビットにフラグを立てる。
Claim (excerpt):
マルチタスクプログラムを構成するタスクが実行中にアクセスするエミュレーションメモリと、このエミュレーションメモリのアドレスと1対1に対応するビットを有する計測用メモリと、実行中の特定のタスクがアクセスする前記エミュレーションメモリ中のアドレスを取得し、そのアドレスに対応する前記計測用メモリ中のビットにフラグを立てるメモリアクセス記録手段とを備えたエミュレータ装置。
IPC (3):
G06F 11/30 305 ,  G06F 9/46 330 ,  G06F 11/22 340
FI (3):
G06F 11/30 305 H ,  G06F 9/46 330 Z ,  G06F 11/22 340 A

Return to Previous Page