Pat
J-GLOBAL ID:200903002677157702

データ保存装置

Inventor:
Applicant, Patent owner:
Agent (7): 志賀 正武 ,  高橋 詔男 ,  渡邊 隆 ,  青山 正和 ,  鈴木 三義 ,  西 和哉 ,  村山 靖彦
Gazette classification:公開公報
Application number (International application number):2006338357
Publication number (International publication number):2008153843
Application date: Dec. 15, 2006
Publication date: Jul. 03, 2008
Summary:
【課題】回路規模の増大や処理の複雑化もなく、トリガ信号と変換されたデジタルデータをメモリに保存開始するタイミングを正確に同期させることを可能とするデータ保存装置。【解決手段】オーバーサンプリングで動作するA/D変換器1と、前記A/D変換器1によりアナログ信号から変換されたデジタルデータが保存されるメモリ2と、前記A/D変換器1による変換遅延時間を適切に設定されたトリガ信号に同期して所定期間分の前記デジタルデータを前記メモリ2に保存するためのタイミングを制御するタイミング制御回路3と、を備えたデータ保存装置Eにおいて、前記オーバーサンプリングされたデジタルデータを一定期間保存するバッファメモリ5と、前記トリガ信号に基づき演算遅延時間だけ前の前記デジタルデータを前記バッファメモリ5から読み出して所定レートに変換するデシメーションフィルタ6と、を備えた。【選択図】図1
Claim (excerpt):
オーバーサンプリングで動作するA/D変換器と、 前記A/D変換器によりアナログ信号から変換されたデジタルデータが保存されるメモリと、 所定期間分の前記デジタルデータを前記メモリに保存するためのタイミングを制御するタイミング制御回路と、を備えたデータ保存装置であって、 前記オーバーサンプリングされたデジタルデータを一定期間保存するバッファメモリと、 前記トリガ信号に基づき演算遅延時間だけ前の前記デジタルデータを前記バッファメモリから読み出して所定レートに変換するデシメーションフィルタと、を備えたことを特徴とするデータ保存装置。
IPC (1):
H03M 1/12
FI (1):
H03M1/12 B
F-Term (7):
5J022AA01 ,  5J022BA01 ,  5J022BA06 ,  5J022CA07 ,  5J022CD02 ,  5J022CE01 ,  5J022CE04
Patent cited by the Patent:
Cited by applicant (4)
Show all

Return to Previous Page