Pat
J-GLOBAL ID:200903002945645758

演算装置

Inventor:
Applicant, Patent owner:
Agent (1): 佐藤 隆久
Gazette classification:公開公報
Application number (International application number):2002202707
Publication number (International publication number):2004046518
Application date: Jul. 11, 2002
Publication date: Feb. 12, 2004
Summary:
【課題】通常の積和演算装置を改良することで、積の累加算処理を簡単に実現でき、回路構成を複雑化することなく、消費電力の増加を最小限に抑制できる演算装置を提供する。【解決手段】乗加算器100を用いて、入力データA、BとCに対して、積和演算を行い、A×B+Cの演算結果D1を出力し、二回目以降の処理において、選択器150によって乗加算器100の演算結果D1を選択し、レジスタ166に保持する。乗加算器100において、新しく入力されるデータAとBの積を算出し、この積とレジスタ166の保持データとを加算し、この乗加算処理を所定の演算回数だけ繰り返して行うことにより、簡単なハードウェア構成により、積和演算結果に対して、累加算処理を実現できる。【選択図】 図2
Claim (excerpt):
第1と第2の入力データを乗算し、当該乗算結果を加算データと加算する乗加算手段と、 第3の入力データ、または上記乗加算手段の演算結果の何れかを選択し、選択されたデータを上記加算データとして上記乗加算手段に出力する選択手段と を有する演算装置。
IPC (2):
G06F7/00 ,  G06F17/10
FI (2):
G06F7/00 101T ,  G06F17/10 S
F-Term (17):
5B022AA00 ,  5B022BA02 ,  5B022CA01 ,  5B022CA03 ,  5B022CA04 ,  5B022CA06 ,  5B022DA01 ,  5B022DA02 ,  5B022DA07 ,  5B022FA03 ,  5B022FA04 ,  5B022FA09 ,  5B056AA05 ,  5B056BB71 ,  5B056FF01 ,  5B056FF02 ,  5B056FF08

Return to Previous Page