Pat
J-GLOBAL ID:200903003098476959

A/D変換器

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1993323599
Publication number (International publication number):1995183814
Application date: Dec. 22, 1993
Publication date: Jul. 21, 1995
Summary:
【要約】【目的】イコライズ機能を有するA/D変換器を少ない回路の追加で実現する。【構成】デルタシグマ変調器11と、デルタシグマ変調器11の出力を入力とする第1のデシメーション回路12と、制御入力を入力とするフィルタ関数選択回路15と、第1のデシメーション回路12の出力を第1の入力115とし、かつフィルタ関数選択回路15の出力を第2の入力116とする第2のデシメーション回路13で構成される。フィルタ関数選択回路15によって第2のデシメーション回路13の周波数特性を可変することでイコライズ機能を実現することができる。
Claim (excerpt):
アナログ信号を入力とするデルタシグマ変調器と、このデルタシグマ変調器の所定の周波数を有するオーバーサンプリング周波数出力を前記オーバーサンプルグ周波数出力を間引いて所望の周波数を有する最終サンプリング周波数出力を有する様に前記オーバーサンプリング周波数出力値と前記最終サンプリング周波数出力値との中間周波数を設定して間引く第1のデシメーション回路と、この第1のデシメーション回路の出力を間引いて前記最終サンプリング周波数出力を出力する第2のデシメーション回路とから成るA/D変換器において、制御入力信号を入力し前記第2のデシメーション回路のサンプリング周波数の低域または高域をイコライズ処理するフィルタ関数選択回路を有し、前記第2のデシメーション回路は前記第1のデシメーション回路の出力を第1の入力とし前記フィルタ関数選択回路の出力を第2の入力とすることを特徴とするA/D変換器。
IPC (2):
H03M 3/02 ,  H03H 17/02
Patent cited by the Patent:
Cited by examiner (2)

Return to Previous Page