Pat
J-GLOBAL ID:200903003467778441
半導体集積回路及びメモリカード
Inventor:
,
,
,
,
Applicant, Patent owner:
Agent (1):
玉村 静世
Gazette classification:公開公報
Application number (International application number):1999049371
Publication number (International publication number):2000250665
Application date: Feb. 26, 1999
Publication date: Sep. 14, 2000
Summary:
【要約】【課題】 半導体集積回路の動作保証電圧に対して外部電源が不適合である場合に中途半端な動作電源による無駄な電力消費と誤動作とを防止する。【解決手段】 自分自身に供給される電源電圧(Vcc)の範囲を示す情報(供給電圧範囲情報)を外部から入力し、その情報で特定される電圧範囲が動作保証電圧を満足するか否かをインタフェース制御回路(2)が判定し、動作保証電圧を満足しないとき外部との信号入出力を遮断する。これにより、半導体集積回路は外部からの信号に対して反応せず、回路の内部ノードは電気的にほぼ固定状態になり、半導体集積回路の動作保証電圧に対して外部電源が不適合であっても、中途半端なレベルの動作電源による半導体集積回路の誤動作を防止することができ無駄な電力消費も低減することができる。
Claim (excerpt):
電源電圧の範囲を示す情報を外部から入力し、その情報で特定される電圧範囲が動作保証電圧を満足するか否かを判定し、動作保証電圧を満足しないとき外部との信号入出力を遮断するものであることを特徴とする半導体集積回路。
IPC (2):
FI (2):
G06F 1/00 341 P
, G06K 19/00 N
F-Term (14):
5B011DB21
, 5B011EA06
, 5B011EB01
, 5B011EB03
, 5B011GG04
, 5B011JA03
, 5B011JA07
, 5B011MB16
, 5B035AA05
, 5B035AA11
, 5B035BB09
, 5B035CA12
, 5B035CA13
, 5B035CA35
Return to Previous Page