Pat
J-GLOBAL ID:200903003496305137
高速パターンアドレス発生回路
Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1994027283
Publication number (International publication number):1995218601
Application date: Jan. 31, 1994
Publication date: Aug. 18, 1995
Summary:
【要約】【目的】 ICテスタにおける、パターンアドレスを高速に発生する。【構成】パターンアドレス発生回路10とバッファ回路11を複数個持ち、個々のパターンアドレス発生回路から間欠的に発生するパターンアドレスをバッファ回路11に書き込み、各々のバッファ回路11の出力をセレクタ15で切り替えて読むことにより、連続したパターンアドレス得る。
Claim (excerpt):
ランダムパターンアドレスを発生する複数個のパターンアドレス発生回路(10)と、おのおののランダムパターンアドレス発生回路(10)の出力を書き込むランダムパターン発生回路(10)と同数のバッファ回路(11)と、それぞれのバッファ回路(11)から読みだした出力を入力とするセレクタ(15)と、システムクロック(16)を入力し、セレクタ(15)の選択信号および、パターンアドレス発生回路(10)の出力タイミングを作る分周器とを備え、システムクロック(16)により一つのバッファ回路(11)の内容を読み出すごとにセレクタ(15)入力を切り換えセレクタ(15)から高速パターンアドレスを出力することを特徴とする高速パターンアドレス発生回路。
Patent cited by the Patent:
Cited by examiner (12)
-
特開平4-213212
-
特開昭64-069973
-
特開昭59-191657
-
特開平3-094182
-
特開昭63-187170
-
特開昭61-175580
-
特開平4-213212
-
特開昭64-069973
-
特開昭59-191657
-
特開平3-094182
-
特開昭63-187170
-
特開昭61-175580
Show all
Return to Previous Page